Inhalt
In aufeinander aufbauenden Aufgaben soll ein, aktueller Entwurfsmethodik
folgender, Hardwareentwurf durchgeführt werden. Dabei wird,
ausgehend von einer informellen Beschreibung, die Schaltung mit einer
Hardwarebeschreibungssprache (hier: VHDL) modelliert und unter
Verwendung geeigneter Systemmodelle simuliert. (High-Level-)
Synthesewerkzeuge übersetzen die Schaltung in eine Struktur
der Logikebene, die als Standardzell- oder FPGA-Entwurf realisiert
werden kann. Im Rahmen des Praktikums werden die Entwürfe auf
FPGA Prototypenplatinen implementiert.
Lernziel
- Einarbeitung in die Problematik des VLSI-Entwurfs
- Anwendung von EDA-Werkzeugen
- Erlernen von VHDL, sowie dessen Einsatz in Simulation und Synthese
Literatur
- Andreas Mäder:
VHDL Kompakt,
Universität Hamburg, MIN-Fakultät, Department Informatik
- Gunther Lehmann, Bernhard Wunder, Manfred Selz:
Schaltungsdesign
mit VHDL,
Franzis' Verlag, 1994 -- ISBN 3-7723-6163-3
- David Pellerin, Douglas Taylor:
VHDL Made Easy!,
Prentice-Hall, 1997, ISBN 0-13-650763-8
- Stanley Mazor, Patricia Langstraat: A Guide to VHDL,
Second Edition, Kluwer Academic Publishers, 1993,
ISBN 0-79-239387-2