Democom-3
Layout IC1: SOLO2030 (Cadence) - DP-RAM | (59k gif) |
Layout IC2: SOLO2030 (Cadence) - Flipflops | (64k gif) |
Layout IC3: SOLO1400 | (64k gif) |
EUROMICRO'92 | |
DEMOCOM-S |
Spezifikation
16-bit CISC Prozessor mit mikroprogrammiertem Steuerwerk (inklusive Code für Multiplikation und Division).Die Registerbank wurde als Dual-Port RAM realisiert. Darüberhinaus wurden auch alternative Realisierungen mit Flipflops (IC2 und IC3) untersucht.
Die verschiedenen Versionen des DEMOCOM ermöglichen sowohl einen Vergleich zwischen den SOLO2030 (Cadence) und den SOLO1400 Layoutalgorithmen, als auch zwischen einem optimierten "Hand"-Entwurf und einer synthetisierten Hardware: DEMOCOM-S.
Entwurfsvorgehen
Entwicklung eines C-SimulatorsEingabe des Schaltplans als Schematic
Standardzell Entwurf: Plazierung und Verdrahtung (Cadence Edge)
Verilog post-Layout Simulation
technische Information
ES2 | Chipfläche | Pads | Tran. | |
Democom-3 | 1.5µm CMOS, 2 Met. | 33.01mm2 | 53 | 29942 |
IC2 | 1.5µm CMOS, 2 Met. | 41mm2 | ||
IC3 | 1.5µm CMOS, 2 Met. | 68mm2 |