MIN-Fakultät
Fachbereich Informatik
TAMS
ASIC

DownConv

Layout (109k gif)
Diplomarbeit

Spezifikation

Der realisierte Downconverter kann aufgrund seiner speziellen Architektur ideal für die schnelle digitale Datenübertragung oder in der Multiträgersignalverarbeitung eingesetzt werden. Der Chip kann als Vorverarbeitungselement zwischen schnellen digitalen Komponenten wie A/D Wandlern und langsameren Einheiten wie DSP, Mikrocontroller oder PC eingesetzt werden, die nicht geschwindigkeitsrelevante Aufgaben wie Datenentscheidungen oder Auswertungen durchführen.

Ein einfacher und frei programmierbarer Controller erlaubt die Rekonfigurierbarkeit der realisierten Hardware in jedem Sampletakt.

Durch die Verwendung spezieller digitaler Filter, einer Multiratenfilterkaskade und der zum Einsatz kommenden analytischen Signalverarbeitung wären auch Aufgaben in der Überwachung bis hin zu Bluetooth Applikationen moeglich.

Das ASIC wurde im Rahmen einer Diplomarbeit mit dem Titel "Ein konfigurierbarer ASIC fuer nachrichtentechnische Aufgaben" bis hin zum Layout konzipiert und entwickelt.

Entwurfsvorgehen

Entwicklung und Simulation der einzelen Komponenten mit MATLAB
Umsetzung der MATLAB Modelle in VHDL
Simulation und Synthese (Synopsys: VSS, Design Compiler)
Standardzell Layout und Back-End (Cadence: Silicon Ensemble)

technische Information

Alcatel Mietec Chipfläche Pads Zellen Netze
0.35µm CMOS, 5 Met. 8.91mm2 87 38180 37590