Dr. Lars Larsson
Foto FBI | TECH | Mitarbeiter


Universität Hamburg
Fachbereich Informatik, AB Tech
Vogt-Kölln-Straße 30
D-22527 Hamburg
Raum F-313
Telefon +49 40 42883-2398
Telefax +49 40 42883-2397


Stellung wissenschaftlicher Mitarbeiter, vom 1. April 1993 bis 31. März 2000
Senior ASIC Designer bei der TRINAMIC Microchips GmbH - ab 1. April 2000
Lehre B1-Übung
B2-Übung
T1-Praktikum
FPGA-Praktikum
Forschung Neuronale Netzwerke (Backpropagation Netzwerk)
- Hardware-Realisierung des BPG-Netzwerks / Algorithmus
- Anwendung für (Echtzeit-) Signal- und Bildverarbeitung
- Simulation auf massiv parallelen Rechnern
Digitale Verarbeitung analoger Videosignale
Programmable Logik Devices
- VidTrans - EPLD basierter Transienten-Rekorder
- PalCo - Digitaler PAL-Videosignal-Encoder in einem FPGA


Veröffentlichungen This material is presented to ensure timely dissemination of scholarly and technical work. Copyright and all rights therein are retained by authors or by other copyright holders. All persons copying this information are expected to adhere to the terms and constraints invoked by each author's copyright. In most cases, these works may not be reposted without the explicit permission of the copyright holder.
Dissertation L. Larsson, Zur Validierung der Spezifikationen von videobildverarbeitenden Komponeten unter realen Anwendungsbedingungen, Dissertation, Universität Hamburg, April 2000, Kurzfassung, Dissertation
Paper L. Larsson, VHDL-Implementierung und FPGA-basierte Validierung eines digitalen PAL-Videosignal-Encoders
L. Larsson, Learn Trajectories - A Systems Point of View Visualizing Method
L. Larsson, Visualization of Backpropagation by Learn Trajectories to Explore Approximations for Hardware Implementations
L. Larsson, S. Krol, K. Lagemann, NeNEB - Neuronales Netzwerk zur Echtzeit - Klassifizierung von Bildern
L. Larsson, B. Mertsching, S. Schmalz, Interaktive Schaltungssimulation - Ein Beitrag zur zukunftsorientierten Grundstudiumsausbildung in der Technischen Informatik
L. Larsson, S. Krol, K. Lagemann, NeNEB - Implementation of a Single Chip Neural Network Processor with Respect to System Level Constraints of Real Time Image Processing
L. Larsson, An EPLD Based Transient Recorder for Simulation of Video Signal Processing Devices in a VHDL Environment Close to System Level Conditions
L. Larsson, S. Krol, K. Lagemann, NeNEB - An Application Adjustable Single Chip Neural Network Processor for Mobile Real Time Image Processing
L. Larsson, A. Klindworth, K. Lagemann, B. Schütz, Teaching System Integration Using FPGAs
L. Larsson, Implementing the BPG Neural Network Algorithm on MP-1216 / MP-2216 Massive Parallel SIMD Machines
P. Masa, K. Hoen, H. Wallinga, L. Larsson, H. J. Behrend, W. Zimmermann, 20 Million Pattern per Second VLSI Neural Network Pattern Classifier, in Proc. of the International Conference on Artificial Neural Networks, ICANN '93, pp. 1058 - 1061, Amsterdam, The Netherlands, 13-16 September 1993, Springer 1993
Diplomarbeit L. Larsson, Simulation neuronaler Netzwerke und Test des Z-Kammer-Triggers am H1-Detektor, Univ. Hamburg, Dezember 1991, Report DESY FH1T 92-03


Interessen und Hobbies Kunstausstellungen besuchen (leider oft nur im Urlaub)
Cocktails Mixen


Impressum
22.05.2000
top
http://tech-www.informatik.uni-hamburg.de/personal/larsson/larsson.html